برق 113. LECTOR: روشی برای کاهش نشتی در مدارات CMOS

 برق 113. LECTOR: روشی برای کاهش نشتی در مدارات CMOS


LECTOR: روشی برای کاهش نشتی در مدارات CMOS
چکیده___در مدارات سیموس،کاهش ولتاژ آستانه به دلیل مقیاس بندی ولتاژ،منتهی به جریان نشتی زیرآستانه و در نتیجه تلفات توان ایستا (استاتیک) می شود. در اینجا ما روشی تازه به نام LECTOR برای طراحی گیت های سیموس که به  طور قابل توجهی جریان نشتی را بدون افزایش تلفات توان پویا (دینامیک) کاهش می دهد، ارایه می کنیم. در روش پیشنهاد شده ما،دو ترنزیستور کنترل نشتی (یکی نوع n و دیگری نوع p) در درون دروازه های منطقی که ترمینال گیت هر ترانزیستور کنترل نشتی (LCT) توسط منبع گیت دیگر کنترل می شود را معرفی می کنیم. در این آرایش،یکی از LCTها (منظور ترانزیستورهای کنترل نشتی) همیشه به ازای هر ترکیب ورودی،نزدیک به ولتاژ قطع می باشد. این مقاومت مسیر Vdd به گراند را کاهش داده،که این منجر به کاهش چشمگیر جریان نشتی می شود. نت لیست سطح-گیت مدار داده شده،نخست به یک پیاده سازی گیت پیچیده ی CMOS استاتیک تبدیل شده،و سپس LCTها به منظور دستیابی به یک مدار کنترل نشتی معرفی می شوند. ویژگی قابل توجه LECTOR این است که در هر دو حالت فعال و غیرفعال مدار،فعال می باشد که این منجر به کاهش نشتی بهتری نسبت به روش های دیگر می شود. همچنین،روش ارایه شده، دارای محدودیت های کمتری نسبت به دیگر روش های موجود برای کاهش نشتی دارد. نتایج تجربی نشان دهنده ی یک کاهش نشتی متوسط 79.4 درصدی را برای مدارات محک(بنچ مارک) MCNC’91 نشان می دهند.

خرید و دانلود  برق 113. LECTOR: روشی برای کاهش نشتی در مدارات CMOS


برق 118. ضرب کننده ولتاژ مبنی بر اینورتر CMOS جدید

 برق 118. ضرب کننده ولتاژ مبنی بر اینورتر CMOS جدید


ضرب کننده ولتاژ مبنی بر اینورتر CMOS جدید
چکیده__ چهار ضرب کننده ولتاژ برمبنای اینورتر CMOS جدید تشکیل شده از ترانزیستورهای عبور PMOS/NMOS، مدارات اینورتر، و خازن ها، در این مقاله ارایه شده اند. ضرب کننده های ولتاژ ارایه شده که عملیات یکسوسازها و پمپ های شارژ را با هم انجام می دهند، بازده ی تبدیل توان را بالا برده و تعداد مولفه های واکنشی (غیر فعال یا پسیو) را کاهش می دهد، بنابر این برای ساخت آی سی مناسب می باشند. ضرب کننده ولتاژ با ولتاژ خروجی مثبت، توسط فرآیندهای TSMC 0.35μm CMOS 2P4M پیاده سازی شده، و نتایج آزمایشی نیز مطابقت خوبی با تجزیه و تحلیل های نظری داشتند. سطح تراشه ی بدون پد، به ازای ولتاژ خروجی مثبت پنج-مرحله ای ضرب کننده ولتاژ، تنها 1.75×1.32 mm2 می باشد.

خرید و دانلود  برق 118. ضرب کننده ولتاژ مبنی بر اینورتر CMOS جدید


برق 96. تعیین مشخصه های اینورتر CMOS غیر-معمولی جدید، ساخته شده از یک NMOSFET بدون اتصال و یک ترانزیستور کنترل شده

 برق 96. تعیین مشخصه های اینورتر CMOS غیر-معمولی جدید، ساخته شده از یک NMOSFET بدون اتصال و یک ترانزیستور  کنترل شده


تعیین مشخصه های اینورتر CMOS غیر-معمولی جدید، ساخته شده از یک NMOSFET بدون اتصال و یک ترانزیستور  کنترل شده
    چکیده__در این مقاله، ما یک اینورتر CMOS غیر-معمولی ساخته شده از یک NMOSFET بدون اتصال (JL) و یک ترانزیستور  را با فرآیند ساده و چگالی بالای مدار مجتمع، ارایه می دهیم. در اینورتر CMOS غیر-معمولی، به ترتیب، NMOSFET JL به عنوان تحریک و ترانزیستور   به عنوان یک بار، عمل می کند. ما بنابر اطلاعات اندازه گیری شده ی ترانزیستور  ، خط بار اینورتر CMOS را ترسیم کرده و دریافتیم که ترانزیستور   می تواند در مدارات CMOS به منظور بهبود مسایل مربوط به CMOS های مرسوم امروزی، استفاده شود. به علاوه، کاهش سطح 46.1% نیز دست اور دیگر ما است.

خرید و دانلود  برق 96. تعیین مشخصه های اینورتر CMOS غیر-معمولی جدید، ساخته شده از یک NMOSFET بدون اتصال و یک ترانزیستور  کنترل شده


برق 113. LECTOR: روشی برای کاهش نشتی در مدارات CMOS

 برق 113. LECTOR: روشی برای کاهش نشتی در مدارات CMOS


LECTOR: روشی برای کاهش نشتی در مدارات CMOS
چکیده___در مدارات سیموس،کاهش ولتاژ آستانه به دلیل مقیاس بندی ولتاژ،منتهی به جریان نشتی زیرآستانه و در نتیجه تلفات توان ایستا (استاتیک) می شود. در اینجا ما روشی تازه به نام LECTOR برای طراحی گیت های سیموس که به  طور قابل توجهی جریان نشتی را بدون افزایش تلفات توان پویا (دینامیک) کاهش می دهد، ارایه می کنیم. در روش پیشنهاد شده ما،دو ترنزیستور کنترل نشتی (یکی نوع n و دیگری نوع p) در درون دروازه های منطقی که ترمینال گیت هر ترانزیستور کنترل نشتی (LCT) توسط منبع گیت دیگر کنترل می شود را معرفی می کنیم. در این آرایش،یکی از LCTها (منظور ترانزیستورهای کنترل نشتی) همیشه به ازای هر ترکیب ورودی،نزدیک به ولتاژ قطع می باشد. این مقاومت مسیر Vdd به گراند را کاهش داده،که این منجر به کاهش چشمگیر جریان نشتی می شود. نت لیست سطح-گیت مدار داده شده،نخست به یک پیاده سازی گیت پیچیده ی CMOS استاتیک تبدیل شده،و سپس LCTها به منظور دستیابی به یک مدار کنترل نشتی معرفی می شوند. ویژگی قابل توجه LECTOR این است که در هر دو حالت فعال و غیرفعال مدار،فعال می باشد که این منجر به کاهش نشتی بهتری نسبت به روش های دیگر می شود. همچنین،روش ارایه شده، دارای محدودیت های کمتری نسبت به دیگر روش های موجود برای کاهش نشتی دارد. نتایج تجربی نشان دهنده ی یک کاهش نشتی متوسط 79.4 درصدی را برای مدارات محک(بنچ مارک) MCNC’91 نشان می دهند.

خرید و دانلود  برق 113. LECTOR: روشی برای کاهش نشتی در مدارات CMOS