برق 19. جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتری

 برق 19. جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتری


جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتریچکیده در این مقاله، جمع کننده کامل (FA) نوینی ارائه می‌گردد که برای عملکرد با توانهای بسیار پایین بهینه سازی شده است. مدار مذکور، بر پایه گیتهای XOR اصلاح شده‌ای طراحی گشته که با هدف کمینه سازی مصرف توان در ناحیه زیرآستانه‌ای عمل می کنند. نتایج شبیه سازی شده با مدلهای استاندارد CMOS 65 نانومتر انجام شده است. نتایج شبیه سازی، یک بهبود 5 تا 20 درصدی را در بازه فرکانسی 1Khz تا 20MHz و ولتاژهای تغذیه زیر 0.3V نشان میدهد. مقدمه تغییر مقیاس ولتاژ تغذیه  یکی از موثرترین راهها در کاهش مصرف توان مدارهای دیجیتال است. کارایی این روش بعلت وجود رابطه درجه دوم میان مصرف توان دینامیک و ولتاژ تغذیه می باشد. اما در این روش، عملکرد مدار به خاطر رابطه معکوس تاخیر مدار با سطح جریان کاهش می یابد. به همین علت، ولتاژ آستانه را در فرایندهای زیرمیکرونی عمیق برای رفع این مشکل کاهش می دهند. کاهش ولتاژ آستانه، منجر به افزایش نمایی جریان زیرآستانه  می‌گردد که امکان استفاده از این ناحیه (زیرآستانه) را در مدارهای منطقی ارزیابی   - با کران نویز قابل قبول - می دهد. بدون اعمال روشهای خاص، عملکرد زیرآستانه ای سبب کاهش سرعت پاسخگویی (به سبب کاهش جریان) می شود. جریان مورد ارزیابی در این حالت، جریانی است که در ولتاژ گیت –سورس کوچکتر یا مساوی ولتاژ آستانه و ولتاژ تغذیه نزدیک به ولتاژ آستانه رخ می دهد. همانطور که در شکل 1 مشاهده می شود، نسبت I_on (وقتی ترانزیستور در حال ارزیابی است) به I_off (وقتی ولتاژ گیت-سورس صفر یا نزدیک صفر است) در مقایسه با Ion/Ioff در ولتاژهای تغذیه‌ی بالا، کوچکتر است. با این حال، در کاربردهای با مصرف توان بسیار پایین (مثل ایمپلنتها یا حسگرهای بدون سیم)، سرعت کاری دغدغه اصلی طراحی نیست، زیرا قیود پهنای باندی در این موارد با مسامحه اعمال می گردد. برای این کاربردها، مهمترین هدف طراحی بهینه سازی بمنظور مصرف توان پایین است. جمع دو بیت A و B با بیت نقلی Cin، بیت SUM (مجموع)  و بیت خروجی نقلی Cout را تولید می‌کند. 

خرید و دانلود  برق 19. جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتری


فایل پاورپوینت ارائه کلاسی IGBT )Insulated gate bipolar transistor)

 فایل پاورپوینت ارائه کلاسی IGBT )Insulated gate bipolar transistor)



ترانزیستور دو قطبی با درگاه عایق‌شده یا IGBT (کوتاه شده عبارت انگلیسی Insulated gate bipolar transistor) جز نیمه هادی قدرت بوده و در درجه اول به عنوان یک سوئیچ الکترونیکی استفاده می شود که در دستگاه های جدید برای بازده بالا و سوئیچینگ سریع استفاده میشود. این سوئیچ برق در بسیاری از لوازم مدرن از جمله خودروهای برقی، قطار، یخچال ها، تردمیل، دستگاه های تهویه مطبوع و حتی سیستم های استریو و تقویت کننده هااستفاده میشود. همچنین در ساخت انواع اینورترها،ترانسهای جوش و UPS کاربرد دارد.
در فرکانسهای بالای کلیدزنی از یک ترانزیستور جهت کنترل سطح ولتاژ DC استفاده میشود. با بالا رفتن فرکانس ترانزیستور دیگر خطی عمل نمی‌کند و نویز مخابراتی شدیدی را با توان بالا تولید میکند.به همین سبب در فرکانس کلیدزنی بالا از المان کم مصرف power MOSFET استفاده میشود. اما با بالا رفتن قدرت،تلفات آن نیز زیاد میشود.المان جدیدی به بازار آمده است که تمامی مزایای 2قطعه فوق را دارد و دیگر معایب BJT و POWER MOSFET را ندارد.این قطعه جدید IGBT نام دارد.در طی سالهای اخیر بدلیل ارزانی و مزایای این قطعه از آن استفاده زیادی شده است.
IGBT (ترانزیستور دو قطبی با گیت عایق شده) یک نیمه هادی جدید و کاملاً صنعتی است که از ترکیب 2 نوع ترانزیستور BJT و MOSFET ساخته شده است.بطوریکه از دید ورودی شما یک MOSFET را میبینید و از نظر خروجی یک BJT. BJTها و MOSFETها دارای خصوصیاتی هستند که از نقطه نظرهایی یکدیگر را تکمیل میکنند.
فهرست مطالب:
مقدمهاساس IGBTمزایا و معایب IGBTمقایسه IGBT با MOSFET و BJTشباهت های IGBT با سایر افزاره هاTrade-offساختار IGBTPT و NPTمقایسه PT و NPTعملکرد IGBTمشخصه خروجیمشخصه انتقالینرم افزارهای شبیه سازی ادواتتوضیحاتی در خصوص Silvacoمقالات مطالعه شدهمنابع
همچنین کلیه فایل های مربوط به پروژه اعم از فایل اصلی پاورپوینت، رفرنس ها و مقالات و فایل اجرایی برنامه سیلواکو در پروژه قرار گرفته است.

خرید و دانلود  فایل پاورپوینت ارائه کلاسی IGBT )Insulated gate bipolar transistor)


برق 19. جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتری

 برق 19. جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتری


جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتریچکیده در این مقاله، جمع کننده کامل (FA) نوینی ارائه می‌گردد که برای عملکرد با توانهای بسیار پایین بهینه سازی شده است. مدار مذکور، بر پایه گیتهای XOR اصلاح شده‌ای طراحی گشته که با هدف کمینه سازی مصرف توان در ناحیه زیرآستانه‌ای عمل می کنند. نتایج شبیه سازی شده با مدلهای استاندارد CMOS 65 نانومتر انجام شده است. نتایج شبیه سازی، یک بهبود 5 تا 20 درصدی را در بازه فرکانسی 1Khz تا 20MHz و ولتاژهای تغذیه زیر 0.3V نشان میدهد. مقدمه تغییر مقیاس ولتاژ تغذیه  یکی از موثرترین راهها در کاهش مصرف توان مدارهای دیجیتال است. کارایی این روش بعلت وجود رابطه درجه دوم میان مصرف توان دینامیک و ولتاژ تغذیه می باشد. اما در این روش، عملکرد مدار به خاطر رابطه معکوس تاخیر مدار با سطح جریان کاهش می یابد. به همین علت، ولتاژ آستانه را در فرایندهای زیرمیکرونی عمیق برای رفع این مشکل کاهش می دهند. کاهش ولتاژ آستانه، منجر به افزایش نمایی جریان زیرآستانه  می‌گردد که امکان استفاده از این ناحیه (زیرآستانه) را در مدارهای منطقی ارزیابی   - با کران نویز قابل قبول - می دهد. بدون اعمال روشهای خاص، عملکرد زیرآستانه ای سبب کاهش سرعت پاسخگویی (به سبب کاهش جریان) می شود. جریان مورد ارزیابی در این حالت، جریانی است که در ولتاژ گیت –سورس کوچکتر یا مساوی ولتاژ آستانه و ولتاژ تغذیه نزدیک به ولتاژ آستانه رخ می دهد. همانطور که در شکل 1 مشاهده می شود، نسبت I_on (وقتی ترانزیستور در حال ارزیابی است) به I_off (وقتی ولتاژ گیت-سورس صفر یا نزدیک صفر است) در مقایسه با Ion/Ioff در ولتاژهای تغذیه‌ی بالا، کوچکتر است. با این حال، در کاربردهای با مصرف توان بسیار پایین (مثل ایمپلنتها یا حسگرهای بدون سیم)، سرعت کاری دغدغه اصلی طراحی نیست، زیرا قیود پهنای باندی در این موارد با مسامحه اعمال می گردد. برای این کاربردها، مهمترین هدف طراحی بهینه سازی بمنظور مصرف توان پایین است. جمع دو بیت A و B با بیت نقلی Cin، بیت SUM (مجموع)  و بیت خروجی نقلی Cout را تولید می‌کند. 

خرید و دانلود  برق 19. جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتری